SciELO - Scientific Electronic Library Online

 
vol.15 issue2Operating System Support for IPNoSys author indexsubject indexarticles search
Home Pagealphabetic serial listing  

Services on Demand

Journal

Article

Related links

Share


CLEI Electronic Journal

On-line version ISSN 0717-5000

Abstract

STOTZER, Eric J.  and  LEISS, Ernst L. Co-design of Compiler and Hardware Techniques to Reduce Program Code Size on a VLIW Processor. CLEIej [online]. 2012, vol.15, n.2, pp.2-2. ISSN 0717-5000.

Spanish abstract: El tamaño del código es la principal preocupación en la comunidad de computación empotrados. Reducir al mínimo los requisitos de memoria física reduce el coste total del sistema y mejora la rendimiento y eficiencia energética. Los procesadores VLIW confían en que el compilador estáticamente codifica la ILP en el programa antes de su ejecución, y debido a esto, el tamaño del código es más grande en relación a otros procesadores. En este trabajo se describe el co-diseño de las optimizaciones del compilador y la arquitectura del procesador, características que han de reducir progresivamente el tamaño del código a través de tres generaciones de un procesador VLIW.

Keywords : paralelismo a nivel de instrucciones; compresión de código; VLIW; ILP.

        · abstract in English     · text in English     · English ( pdf )

 

Creative Commons License All the contents of this journal, except where otherwise noted, is licensed under a Creative Commons Attribution License